|
help@crz-tech.com
FPGA ½Ã½ºÅÛ °³¹ßÀÚÀÇ °í¹ÎÀ» Çѹø¿¡ ÇØ°áÇÏ´Â
¿Ïº®! FPGA, VHDL/Verilog ½ÇÀü ¹ÙÀ̺í
1ºÎ, PWM Á¦¾î½Ã½ºÅÛÆí Day 1: FPGA¿¡ PWM ¹ß»ý±â 1°³ ±¸Çö Day 2: Nios II/e Processor¸¦ »ç¿ëÇÑ È¿À²Àû FPGA ¼³°è Day 3: 7-Segment LED¿Í ¹öư Á¦¾î Day 4: Nios II/e Processor¸¦ ÀÌ¿ëÇÑ PWM 8 ä³Î Á¦¾î Day 5: Nios II/e Processor¿Í C Language·Î º¹ÀâÇÑ »óÅ Á¦¾î¸¦ ¼Õ½±°Ô ¼³°è Day 6: SingalTab II¸¦ »ç¿ëÇÑ ³»ºÎ ·ÎÁ÷ µ¿ÀÛ È®ÀÎ Day 7: Hardware¿Í Software¸¦ ROM¿¡ ÀúÀåÇÏ°í ±¸µ¿Çϱâ Day 8: SDRAM¿¡¼ Software ±¸µ¿Çϱâ Day 9: Flash Memory¿¡ Software ³Ö±â Day 10: Flash Memory¿¡¼ µ¥ÀÌŸ Read/Write Day 11: PWM Á¦¾î½Ã½ºÅÛ ½Ã¹Ä·¹À̼Ç
2ºÎ, È»óó¸® ½Ã½ºÅÛÆí Day 1: CMOS Ä«¸Þ¶ó ¿µ»óÀ» VGA ¸ð´ÏÅÍ¿¡ º¸³»±â Day 2: Line Buffer µ¿±âȸ¦ À§ÇÑ È¸·Î Day 3: Nios II/e Processor¿¡¼ CMOS Ä«¸Þ¶ó ¼³Á¤Çϱâ Day 4: SDRAMÀ» »ç¿ëÇÑ ¿µ»ó Ãâ·Â Day 5: SDRAM »ç¿ë¹ý Day 6: SDRAM Controller ±¸Çö Day 7: Á¤Áöȸé(STILL) ¸ðµå¿Í µ¿¿µ»ó(REPEAT) ¸ðµå ±¸Çö Day 8: ¿òÁ÷ÀÓ ¼ººÐ Ç¥½Ã Day 9: ¿òÁ÷ÀÓ(Motion)À» °ËÃâÇÏ¿© ¸ð´ÏÅ͸¦ ÄÑ°í ²ô±â Day 10: SD ¸Þ¸ð¸® Ä«µå¿¡ Á¤Áöȸé ÀúÀå Day 11: SD ¸Þ¸ð¸® Ä«µå, SDRAM ÀÎÅÍÆäÀ̽º ±¸Á¶ Day 12: Nios II/e Processor¿¡¼ SD ¸Þ¸ð¸® Ä«µå ÀÐ°í ¾²±â Day 13: Ä«¸Þ¶ó È»óÀÇ ¿òÁ÷ÀÓ¿¡ ¸ÂÃç ºÎÀú ¿ï¸®±â Day 14: Ä«¸Þ¶ó È»óÀÇ ¿òÁ÷ÀÓÀ» ¸ðÅÍ¿¡ Àü´ÞÇϱâ Day 15: È»ó ó¸® ½Ã½ºÅÛ ½Ã¹Ä·¹ÀÌ¼Ç |